时间频率学报

2019, v.42(03) 240-247

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

基于码密度法的FPGA进位链时延标定
Calibration of FPGA carry chain delay based on code density method

蔡东东;何在民;刘正阳;樊战友;武文俊;

摘要(Abstract):

现场可编程门阵列(FPGA)内部专用进位链资源可应用于时间数字转换(TDC)的高精度测量。各级专用进位链的延迟时间很小,一般量级为数十皮秒至一百多皮秒。基于FPGA实现TDC精密测量要解决的一个核心问题是如何精确标定各级进位链的延迟时间,码密度法是实现延迟时间标定行之有效的手段之一。基于EP2S60F1020C4芯片,通过向进位链输入基准时钟周期范围内大量的随机脉冲,经统计处理得到每一级进位链单元的延迟时间。测试表明,延迟时间测量的分辨率为42.6 ps。

关键词(KeyWords): 现场可编程门阵列;时间数字转换;码密度法;时间间隔测量;专用进位链

Abstract:

Keywords:

基金项目(Foundation): 中国科学院“西部之光”人才培养计划西部青年学者A类资助项目(XAB2017A05);; 国家自然科学基金资助项目(11703030)

作者(Author): 蔡东东;何在民;刘正阳;樊战友;武文俊;

Email:

DOI: 10.13875/j.issn.1674-0637.2019-03-0240-08

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享